Diseño de un procesador educativo. Implementación con componentes discretos

Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10045/128258
Registro completo de metadatos
Registro completo de metadatos
Campo DCValorIdioma
dc.contributorIngeniería Web, Aplicaciones y Desarrollos (IWAD)es_ES
dc.contributorTecnología Informática Avanzada - Seguridad Legales_ES
dc.contributor.authorGrediaga, Angel-
dc.contributor.authorBrotons, Francisco Javier-
dc.contributor.authorIbarra Picó, Francisco-
dc.contributor.authorPárraga Navarro, Antonio-
dc.contributor.otherUniversidad de Alicante. Departamento de Tecnología Informática y Computaciónes_ES
dc.date.accessioned2022-10-09T05:56:03Z-
dc.date.available2022-10-09T05:56:03Z-
dc.date.issued2000-
dc.identifier.citationGrediaga, Ángel, et al. “Diseño de un procesador educativo. Implementación con componentes discretos”. En: VI Jornadas sobre la Enseñanza Universitaria de la Informática, Alcalá de Henares, 25 y 26 de septiembre de 2000: libro de comunicaciones. Alcalá de Henares: Universidad de Alcalá, 2000. ISBN 84-8138-409-7, pp. 19-25es_ES
dc.identifier.isbn84-8138-409-7-
dc.identifier.urihttp://hdl.handle.net/10045/128258-
dc.description.abstractEn este artículo se describe un Procesador Educativo, desde su diseño con componentes discretos comerciales, atendiendo a los diferentes aspectos prácticos que influyen en el mismo, y su posterior simulación en un PC. Además se presenta el software que lo complementa elaborado para el estudio de la ruta de datos y la realización de prácticas en lenguaje ensamblador (MaNoTaS). El objetivo final es su utilización conjunta que permita comprender aspectos fundamentales relacionados con, la ejecución de las instrucciones, las señales de control necesarias, etc. y el resto de aspectos importantes que forman parte de un procesador real.es_ES
dc.languagespaes_ES
dc.publisherAsociación de Enseñantes Universitarios de la Informática (AENUI)es_ES
dc.publisherUniversidad de Alcaláes_ES
dc.rightsLicencia Creative Commons Reconocimiento-NoComercial-SinObraDerivada 4.0es_ES
dc.subjectInformáticaes_ES
dc.subjectEnseñanza universitariaes_ES
dc.titleDiseño de un procesador educativo. Implementación con componentes discretoses_ES
dc.typeinfo:eu-repo/semantics/conferenceObjectes_ES
dc.peerreviewedsies_ES
dc.relation.publisherversionhttps://aenui.org/actas/indice_e.html#anio2000es_ES
dc.rights.accessRightsinfo:eu-repo/semantics/openAccesses_ES
Aparece en las colecciones:INV - TIA-SL - Comunicaciones a Congresos, Conferencias, etc.
JENUI 2000
INV - IWAD - Comunicaciones a Congresos, Conferencias, etc.

Archivos en este ítem:
Archivos en este ítem:
Archivo Descripción TamañoFormato 
ThumbnailJENUI_2000_001.pdf536,25 kBAdobe PDFAbrir Vista previa


Este ítem está licenciado bajo Licencia Creative Commons Creative Commons