Diseño de un procesador educativo. Implementación con componentes discretos
Empreu sempre aquest identificador per citar o enllaçar aquest ítem
http://hdl.handle.net/10045/128258
Registre complet
Camp Dublin Core | Valor | Idioma |
---|---|---|
dc.contributor | Ingeniería Web, Aplicaciones y Desarrollos (IWAD) | es_ES |
dc.contributor | Tecnología Informática Avanzada - Seguridad Legal | es_ES |
dc.contributor.author | Grediaga, Angel | - |
dc.contributor.author | Brotons, Francisco Javier | - |
dc.contributor.author | Ibarra Picó, Francisco | - |
dc.contributor.author | Párraga Navarro, Antonio | - |
dc.contributor.other | Universidad de Alicante. Departamento de Tecnología Informática y Computación | es_ES |
dc.date.accessioned | 2022-10-09T05:56:03Z | - |
dc.date.available | 2022-10-09T05:56:03Z | - |
dc.date.issued | 2000 | - |
dc.identifier.citation | Grediaga, Ángel, et al. “Diseño de un procesador educativo. Implementación con componentes discretos”. En: VI Jornadas sobre la Enseñanza Universitaria de la Informática, Alcalá de Henares, 25 y 26 de septiembre de 2000: libro de comunicaciones. Alcalá de Henares: Universidad de Alcalá, 2000. ISBN 84-8138-409-7, pp. 19-25 | es_ES |
dc.identifier.isbn | 84-8138-409-7 | - |
dc.identifier.uri | http://hdl.handle.net/10045/128258 | - |
dc.description.abstract | En este artículo se describe un Procesador Educativo, desde su diseño con componentes discretos comerciales, atendiendo a los diferentes aspectos prácticos que influyen en el mismo, y su posterior simulación en un PC. Además se presenta el software que lo complementa elaborado para el estudio de la ruta de datos y la realización de prácticas en lenguaje ensamblador (MaNoTaS). El objetivo final es su utilización conjunta que permita comprender aspectos fundamentales relacionados con, la ejecución de las instrucciones, las señales de control necesarias, etc. y el resto de aspectos importantes que forman parte de un procesador real. | es_ES |
dc.language | spa | es_ES |
dc.publisher | Asociación de Enseñantes Universitarios de la Informática (AENUI) | es_ES |
dc.publisher | Universidad de Alcalá | es_ES |
dc.rights | Licencia Creative Commons Reconocimiento-NoComercial-SinObraDerivada 4.0 | es_ES |
dc.subject | Informática | es_ES |
dc.subject | Enseñanza universitaria | es_ES |
dc.title | Diseño de un procesador educativo. Implementación con componentes discretos | es_ES |
dc.type | info:eu-repo/semantics/conferenceObject | es_ES |
dc.peerreviewed | si | es_ES |
dc.relation.publisherversion | https://aenui.org/actas/indice_e.html#anio2000 | es_ES |
dc.rights.accessRights | info:eu-repo/semantics/openAccess | es_ES |
Apareix a la col·lecció: | INV - TIA-SL - Comunicaciones a Congresos, Conferencias, etc. JENUI 2000 INV - IWAD - Comunicaciones a Congresos, Conferencias, etc. |
Arxius per aquest ítem:
Arxiu | Descripció | Tamany | Format | |
---|---|---|---|---|
JENUI_2000_001.pdf | 536,25 kB | Adobe PDF | Obrir Vista prèvia | |
Aquest ítem està subjecte a una llicència de Creative Commons Llicència Creative Commons